

图 4-32 非流水线化的计算硬件。每个 320ps 的周期内,系统用 300ps 计算组合逻辑函数,20ps 将结果存到输出寄存器中

在现代逻辑设计中,电路延迟以微微秒或皮秒(picosecond,简写成"ps"),也就是  $10^{-12}$ 秒为单位来计算。在这个例子中,我们假设组合逻辑需要 300ps,而加载寄存器需要 20ps。图 4-32 还给出了一种时序图,称为流水线图(pipeline diagram)。在图中,时间从 左向右流动。从上到下写着一组操作(在此称为 11、12 和 13)。实心的长方形表示这些指令执行的时间。这个实现中,在开始下一条指令之前必须完成前一个。因此,这些方框在垂直方向上并没有相互重叠。下面这个公式给出了运行这个系统的最大吞吐量:

吞吐量 = 
$$\frac{1 \, \text{条指令}}{(20+300)\,\text{ps}} \cdot \frac{1000\,\text{ps}}{1\,\text{ns}^{\ominus}} \approx 3.12\,\text{GIPS}$$

我们以每秒千兆条指令(GIPS),也就是每秒十亿条指令,为单位来描述吞吐量。从 头到尾执行一条指令所需要的时间称为延迟(latency)。在此系统中,延迟为 320ps,也就 是吞吐量的倒数。

假设将系统执行的计算分成三个阶段(A、B和C),每个阶段需要100ps,如图4-33所



图 4-33 三阶段流水线化的计算硬件。计算被划分为三个阶段 A、B 和 C。每经过 一个 120ps 的周期,每条指令就行进通过一个阶段

b) 流水线图

<sup>⊖ 1</sup>ns=10<sup>-9</sup>s.